资料介绍
基于FPGA的信号发生器
一、实验名称:基于FPGA的DDS信号源设计
二、技术规范:
1.实验目标:
设计一个直接数字频率合成(DDS,Direct Digital
Synthesis),DDS是一种新型的频率合成技术。DDS
技术是一种把一系列数字形式的信号通过DAC 转换成模拟信号的合成技术。
DDS
技术具有频率切换时间短,频率分辨率高,频率稳定度高,输出信号的频率和相位可
以快速切换,输出相位可连续,并且在改变时能够保持相位的连续,很容易实现频率
、相位和幅度的数字控制。它在相对带宽、频率转换时间、相位连续性、高分辨率以
及集成化等一系列性能指标方面远远超过了传统频率合成技术。因此在现代电子系统
及设备的频率源设计中,尤其在通信领域,直接数字频率合成器的应用越来越广泛。
2.实现功能:
本实验最后将设计出一个具有频率控制和相位移控制功能的DDS。
3.引脚:
本实验有三个输入端口,8位的频率控制字端口,分别接8个开关按键,8位的相位
控制字端口,分别接另外的8个开关按键,系统时钟输入端口;一个8位输出端口,接
D/A的输入端口。FPGA板上的时钟频率为50MHz,本实验将其10分频后得到5MHz再使用
。
三.总体设计方案;
1.DDS原理:
实验采用目前使用最广泛的一种DDS
方式是利用高速存储器作查找表,然后通过高速DAC
输出已经用数字形式存储的波形。
[pic]
图1:DDS 系统的基本原理图
图1中虚方框部分是DDS 的核心单元,它可以采用CPLD/FPGA
来实现。图中的相位